Form of studies |
Bachelor |
Title of the study programm |
Electronics and Mobile Communication |
Title in original language |
" Kompresējošas izguves rekonstrukcijas algoritma FPGA realizācija" |
Title in English |
" FPGA Implementation of Compressive Sensing Reconstruction Algorithm" |
Department |
Institute of Microwave Engineering and Electronics |
Scientific advisor |
Mihails Pudžs |
Reviewer |
Asoc.prof. Dmitrijs Pikuļins, RTU, ETF |
Abstract |
Darbā pētīta kompresējošās izguves rekonstrukcijas algoritma realizācija FPGA, apskatītas L1 un L2 normu meklēšanas metodes. Darba ietvarots izstrādāts kompresējošās izguves rekonstrukcijas algoritms datu sagatavošanai rekonstrukcijai ar mazāko kvadrātu metodi, izveidota FPGA blokshēma un izstrādāts VHDL kods, kā arī veikta algoritma pārbaude. Izstrādātais algoritms spēj sagatavot rekonstrukcijai 256 nolases garu signālu, no kura iegūtas 64 nolases, 352 μs laikā, izmantojot 100 MHz takts frekvenci.
Darbs satur 4 nodaļas, 57 lapas, 21 attēlu, 13 formulas, 14 literatūras avotus un 10 pielikumus. |
Keywords |
FPGA, Kompresējošā izguve, VHDL, Mazāko kvadrātu metode |
Keywords in English |
FPGA, Compressive sensing, VHDL, Least squares method |
Language |
lv |
Year |
2021 |
Date and time of uploading |
02.06.2021 10:34:40 |