| Studiju veids |
bakalaura profesionālās studijas |
| Studiju programmas nosaukums |
Viedās elektroniskās sistēmas |
| Nosaukums |
Bezzudumu kompresijas paātrinātāju realizācija digitālajā loģikā |
| Nosaukums angļu valodā |
Design of Lossless Compression Accelerators in Digital Logic |
| Struktūrvienība |
33000 Datorzinātnes, informācijas tehnoloģijas un enerģētikas fakultāte |
| Darba vadītājs |
Rihards Novickis |
| Recenzents |
Deniss Kolosovs |
| Anotācija |
Šajā darbā aprakstīta paātrinātāju izstrādes gaita reāllaika kompresijas un dekompresijas uzdevumu veikšanai. Darba pirmā nodaļa sniedz pārskatu par kompresijas teorijas pamatnostādnēm, kompresijas algoritmu iedalījumu, konkrēta algoritma izvēli un tā nozīmīgākajām uzbūves iezīmēm.
Darba projekta daļā tiek izstrādāta paātrinātāju kopējā arhitektūra un to attiecīgās komponentes, t.sk. kodētājs, dekodētājs, prognozētājs, mainīga/fiksēta datu platuma pārveidotāji, u.c. Visbeidzot, izstrādāto paātrinātāju korekta darbība tiek verificēta simulācijas vidē, kā arī tiek veikta to galveno raksturlielumu izvērtēšana. Tiek novērtētas sakarības starp izstrādātā risinājuma ātrdarbību, aizturi, resursu patēriņu un konfigurāciju režīmiem, kā arī izstrādātā koncepcija tiek testēta ar sintētiskām un reālām datu kopām.
Bakalaura darbs ir izstrādāts Elektronikas un datorzinātņu institūtā Apvārsnis Eiropa čipu kopuzņēmuma projektu ”Artificial Intelligence for Realtime Distributed Systems at the Edge” (A-IQ Ready, G.A. 101096658) un ”Trusted lifetime in operation for a circular economy” (ARCHIMEDES, G.A. 101112295) ietvaros.
Darbs sastāv no 69 lappusēm, kuras iekļauj 36 attēlus, 8 tabulas un 11 pielikumus. Darba rakstīšanai tika izmantota informācija no 27 literatūras avotiem. |
| Atslēgas vārdi |
Bezzudumu kompresija, Paātrinātāji, ACP, FPGA, Kvantu sensors |
| Atslēgas vārdi angļu valodā |
Lossless compression, Accelerators, ADC, FPGA, Quantum sensor |
| Valoda |
lv |
| Gads |
2025 |
| Darba augšupielādes datums un laiks |
25.05.2025 22:16:15 |