Graduate papers
  
Description of the graduate paper
Form of studies Professional Master
Title of the study programm Smart Electronic Systems
Title in original language Kriptogrāfijas valūtas mainera dizaina izstrāde integrālajās shēmās.
Title in English Design of cryptocurrency miner in ASIC.
Department Institute of Microwave Engineering and Electronics
Scientific advisor Māris Tērauds
Reviewer Mihails Pudžs
Abstract Šobrīd visi aizraujas ar kriptovalūtu. Kriptovalūta ir digitālās valūtas veids, kuru nevar pieskarties vai turēt. Kriptovalūtas ir digitālā formā, un tās var pilnībā pārvietot starp digitālajām adresēm. Tie ir atkarīgi no pilnībā aizsargātas reģistra datu kopas, un ieguve ir būtisks aspekts. Mining nodrošina datus no iepriekšējiem darījumiem Blockchain izplatītajā virsgrāmatā, ļaujot lietotājiem atrast drošus, spēcīgus risinājumus katram darījumam. SHA-256 algoritms tiek plaši izmantots kā darba pierādījums lielākajā daļā kriptovalūtu, piemēram, Bitcoin. SHA-256 algoritms izmanto dažādas funkcijas, lai ieviestu algoritmu. Šajā darbā esam aplūkojuši SHA-256 algoritmu VHDL skriptos, kā arī Miner projektēšanu. Kriptovalūtas ieguves procesā digitālā IC projektēšana notiek ASIC. Šī darba atklājumi ietver veiktspējas, apgabala, laika nobīdes, datu ceļa, hierarhijas atklāšanu, vārtu hierarhijas projektēšanas laika sinhronizāciju un šo atklājumu publicēšanu. Darba apjoms ir 90 lappuses, 38 attēli un 38 literatūras avoti.
Keywords kriptogrāfija,SHA-256,VHDL,Cadence,Genus,Message digest,SHA-256 Algorithm,Bitcoin,Miner,Security,Crypto,Hash,cryptocurrency
Keywords in English SHA-256,VHDL,Cadence,Genus,Message digest,SHA-256 Algorithm,Bitcoin,Miner,Security,Crypto,Hash,cryptography,cryptocurrency
Language eng
Year 2022
Date and time of uploading 04.01.2022 09:48:51