Form of studies |
Bachelor |
Title of the study programm |
Electronics |
Title in original language |
"Programmējamo loģisko masīvu pielietojums vienlaicīgai vairāku kameru attēlu ieguvei un apstrādei" |
Title in English |
"FPGA Based Multi Channel Image Sensor Date Simultaneous Acquizition and Processing" |
Department |
13200 Institute of Radioelectronics |
Scientific advisor |
Asist. R Ruskuls |
Reviewer |
|
Abstract |
Bakalaura darba tēma ir programmējamo loģisko masīvu (FPGA) pielietojums vienlaicīgai vairāku kameru attēlu ieguvei un apstrādei. Darbā ir apskatīta literatūra par programmējamiem loģiskiem masīviem un to pielietojumu. Par galveno pielietojumu sfēru ir izvēlēta multimodāla biometrija, kurā ir nepieciešams iegūt plaukstas asinsvadu un sejas attēlus. Attēlu ieguvei ir realizēta sistēma, kura sastāv no attēlu sensoriem un FPGA.
Darbs sastāv no divām daļām, pirmā daļa ir literatūras apskats par programmējamo loģisko ierīču (PLI) darbību un to laika aizturēm, kā arī programmatorisko nodrošinājumu un FPGA pielietojumu.
Praktiskajā daļā pakāpeniski tiek veidota attēlu ieguves sistēma, aprakstot un testējot katru no sistēmas moduļiem. Lai sasniegtu mērķi tika izvirzīti sekojoši uzdevumi: Iepazīties ar PLI darbības principiem
Izveidot attēlu ieguves sistēmas arhitektūru
Moduļu izstrāde
Moduļu simulācijas un testēšana
Kopējās sistēmas testēšana un pārbaude
Sistēmas veiktspējas novērtējums un iespējamie uzlabojumi
Ieskats attēlu apstrādē, izmantojot FPGA
Darbā izmantota izstrādes vide Quartus II 10.1 Web Edition un dizainu aprakstošā valoda - VHDL. Sistēmas pārbaudei un testēšanai tika izmantoti divi Terasic attīstības rīki, DE0, DE2 - 115, kuros tiek izmantota Altera FPGA mikroshēmas. Galvenais darba gaitā iegūtais rezultāts ir izveidota attēlu ieguves sistēma.
Bakalaura darbs ir izstrādāts Elektronikas un datorzinātņu instītūtā projekta Multimodālas biometrijas tehnoloģija drošai un ērtai personu autentifikācijai (BiTe) ietvaros.
Darbs sastāv no 93 lpp, 63 attēliem, 6. tabulām, 15 pielikumiem un 31. literatūras avota. |
Keywords |
FPGA, attēlu sensors, VHDL, SDRAM, SRAM, loģiskie elementi |
Keywords in English |
FPGA, PLD, VHDL, logic elements, static random access memory, data acquisition |
Language |
lv |
Year |
2011 |
Date and time of uploading |
13.06.2011 11:01:55 |